loading
English 中文

EPP (Embedded Pattern Process) Substrate

Semiconductor builds solder on bump side, and then mounts on Flip Chip substrate.



Application
Features
  • Application processor
  • Networking
  • Connectivity
  • High I/O, High accuracy, Low profile

Reliability

Item Condition/Duration
MSL JEDEC Level 3, 30°C/60%RH, 192 hours
PCT 121°C/100% RH/2 atm, 168 hours
TCT -65°C ~150°C, 1000 cycles
HAST 130°C /85%RH/33.5 PSIA, 96 hours
HTST 150, 1000 hours

為優化您的線上體驗,本網站使用Cookie。若您選擇繼續瀏覽本網站,視為您同意使用Cookie及接受本網站Cookie聲明條款。欲知悉更多Cookie的資訊,例如如何使用及停用Cookie,請參閱本網站Cookie聲明關於「如何變更Cookie設定或停用Cookie」的說明。